Avatar of 祝華劭.
祝華劭
數位IC設計工程師
Profil
Postingan
0Koneksi
Cetak
Avatar of the user.

祝華劭

數位IC設計工程師
我是祝華劭,目前就讀於國立臺灣大學電機資訊學院生醫電子與資訊學研究所,專攻積體電路與系統設計,熟悉 Verilog / RTL 設計與數位晶片設計流程,現正積極尋求相關領域的職涯發展機會。 我具備不畏挑戰、積極學習的特質。儘管大學非電機本科,進入臺大研究所後,在兼顧研究與課業的壓力下,我仍主動修習電機系核心課程以奠定扎實基礎,包括積體電路設計、積體電路設計實驗、計算機結構、資料結構,並透過線上資源自學信號與系統。這些訓練不僅強化我的專業能力,更為未來研究與職涯打下穩固根基。 同時,我亦圓滿完成多門研究所層級課程,例如業界知名的電腦輔助積體電路系統設計、奠基于扎實數學理論的數位訊號處理、小波轉換與時頻分析,以及高等計算機結構、高階合成應用等架構設計課程(完整修課紀錄可供參考)。這些進階課程證明我具備持續深化專業知識的能力。
Logo of the organization.
MediaTek 聯發科技
Logo of the organization.
國立台灣大學
台灣
Taiwan

CV Pilihan

Diunggah pada 14 Okt 2025

Latar Belakang Profesional

  • Status sekarang
    Siswa/Mahasiswa
  • Profesi
    Digital IC Design
    Hardware Engineer
  • Bidang
    Elektronik Konsumen
    Hardware
    Semikonduktor
  • Pengalaman Kerja
    1-2 tahun (relevan Kurang dari satu tahun)
  • Management
    Tidak ada
  • Skil
    Verilog
    SystemC
    VLSI
    Computer Architecture
    System on Chip
  • Bahasa
    English
    Profesional
    Chinese
    Bahasa ibu atau Bilingual
  • Pendidikan tertinggi
    Master

Preferensi pencarian kerja

  • Status sekarang
    Siap untuk wawancara
  • Jenis pekerjaan yang diinginkan
    Full-time
    Tertarik bekerja jarak jauh
  • Jabatan pekerjaan yang diinginkan
    數位IC設計工程師
  • Lokasi pekerjaan yang diinginkan
    Taiwan
  • Bekerja lepas
    Pekerja lepas paruh waktu

Pengalaman Kerja

Logo of the organization.

Digital IC Design Intern

01/2025 - 05/2025
5 mos
Taipei City, Taiwan
Develop an AI agent that can use EDA tools through the Model Context Protocol (MCP). Need to check if the Verilog written by LLM meets the requirements, check if the tool parameters used in APR are appropriate, and generate GDSII layout. Use Docker and Fast API to package for remote deployment.
Logo of the organization.

RTL Design / Architect Intern

06/2024 - 08/2024
3 mos
Hsinchu County, Taiwan
Based on SystemC, I wrote the DNN model into Verilog code and further implemented it using the Network on Chip (NoC) architecture. Each node of this architecture consists of a router and a systolic array, which are interconnected by a mesh structure and have highly parallel computing capabilities.

Edukasi

Logo of the organization.
Master (S2)
電機資訊
2023 - 2026
Deskripsi
我的研究專注於運用 MRI 掃描序列編程進行軌跡量測,雖涉及較多物理與數學推導,與數位設計沒有直接的關聯,但研究所培養的系統化解決問題能力,使我能有效應用所學知識克服陌生挑戰,成功重現並進一步優化先前博士班的研究論文成果。

Sertifikasi dan Lisensi

Logo of the organization.

晶片設計課程—Logic Synthesis with Design Compiler (Lab: ADFP TSMC 16nm)

台灣半導體研究中心
Dibuat 09/2025
Tidak Ada Tanggal Kadaluwarsa
Logo of the organization.

晶片設計課程—Verilog

台灣半導體研究中心
Dibuat 06/2025
Tidak Ada Tanggal Kadaluwarsa